Всем бобра) Парни кто в теме, подскажите по КМОП логике, насколько она помехоустойчивая? Я вырос уже в эру МК, тут походу с новыми реалиями придется откатываться на логику где это возможно. Например может ли она зависнуть как мк, или как это в ней проиходит. Поидее нечему там ломаться, полевые транзисторы, а по факту что?
Комментарии: 11
Andy
ну вы блин даете! МК это и есть КМОП логика, только упакована в кристалл :)
Dmitry
ну мк гораздо сложнее же простых логических микросхем
Maksim
мк на рассыпухе? это что-то новенькое
Dmitry
да не, те вещи которые делал на мк ранее, можно же изобразить на логике. какие простые логические действия.
Green
Только сильный человек, умеет признавать свои ошибки
Andy
хмм, да сложнее, но логика остается КМОП - т.е. два комплементарных транзистора и в простых микросхемах и в супернавороченных
Firelander
она может защелкнуться
Dmitry
Понял спасибо т.е. по сути те меры которые принимались для МК, по защите от помех, тут и остаются
Andy
Так то как раз для СБИС явление "защелкивания" более актуально. подробнее см тут https://lektsii.com/1-10119.html все остается и даже прибавляется за счет паразитных линий :)
Aleksey
И вам бобра ) CMOS логика не может зависнуть как МК, т.к. в ней нет работающих программ и алгоритмов. Но выходные каскады могут защелкнуться (latch up) и перестать переключаться. Но для этого нужно постараться, например превысить максимально допустимые уровни по напряжениям/токам
Dmitry
Отлично спасибо) Там в даташитах есть про это, читал. Теперь более менее понятно хоть азы с чего начать